# Universidade Federal do Rio de Janeiro Escola Politécnica – Departamento de Eletrônica Sistemas Digitais 1 – 2023.1

## Calculadora BCD

Alunos: Martina Marques Jardim

DRE: 121078124

Gabriel Henrique Braga Lisboa

DRE: 120095995

Professor: João Baptista Souza Filho

Turma: EL1

Horário: Sexta-feira 13:00 - 15:00

Rio de Janeiro – 21 de julho de 2023

## Introdução:

O presente relatório tem como objetivo apresentar o desenvolvimento de uma calculadora de soma e multiplicação em BCD em FPGA, em uma placa Xilinx Spartan 3AN. Foi utilizada a linguagem de programação VHDL, a qual é paralela e foi criada especificamente para projetar circuitos integrados.

O objetivo do projeto é permitir que o usuário insira um número de 4 casas decimais, através de um teclado, e que consiga ver os algarismos que digitou em um *display*, bem como selecionar a operação que ele deseja através de switches, e ver o resultado da operação no mesmo *display*.

Assim, percebe-se que o projeto exige a presença de uma máquina de estados, de módulos que permitam a interação com o teclado e com o display, além de módulos aritméticos.

## Projeto:

#### 1- Módulo State Machine:

Este é o módulo principal do projeto, o qual contém a máquina de estados e promove a interação entre o teclado e o display.

```
architecture Behavioral of StateMachine is

component kb_code is

generic(W_SIZE: integer:=1); -- 2^W_SIZE words in FIFO
port (clk, reset: in std_logic;

botao: in std_logic;

SW: in std_logic;

LCD_DB1: out std_logic_vector (7 downto 0));

---resultadoSoma: out std_logic_vector (15 downto 0);

end StateMachine;

architecture Behavioral of StateMachine is

component kb_code is
generic(W_SIZE: integer:=1); -- 2^W_SIZE words in FIFO
port (
    clk, reset: in std_logic;
    ps2d, ps2c: in std_logic;
    number_code: out std_logic;
    number_code: out std_logic;
    wb_buf_emmpty: out std_logic

std_end component;
```

Fig. 1.1 - Início do código da máquina de estados

```
component lcd is

Port ( NUMERO: in std_logic_vector(3 downto 0);

BOTAO: in std_logic; --GCLK2

--ADR1:out std_logic; --ADR(1)

--ADR2:out std_logic; --ADR(2)

--CS:out std_logic; --GEN

--Tofone: out std_logic; --GEN

--InhiteDone output to work with DI05 test

LED: out std_logic; --WE

RS:out std_logic; --WE

RS:out std_logic; --WE

RS:out std_logic; --WE

RR:out std_logic; --DE
```

Fig. 1.2 - Componente do display

Como é possível ver no código acima, a definição do *top module* é feita com as entradas de *clock, reset, ps2d, ps2c, botao, SW, LCD\_DB1*. A primeira entrada é utilizada em todo o projeto, a segunda no componente do *display, ps2d, ps2c, botao, LCD\_DB1* no módulo do teclado e SW no módulo aritmético.

Os componentes *kb\_code* e *lcd* se referem ao teclado e ao *display*, respectivamente.

```
end component;

type estado is (E0, E1, E2, E3, E4, E5, E6, E7);

signal estadoAtual: estado := E0;
--signal alg1, alg2, alg3, alg4, LCD_DB: std_logic_vector(7 downto 0);
signal display_code: std_logic_vector (3 downto 0);
signal key_code: std_logic_vector (7 downto 0);
signal rd_key_code: std_logic;
signal kb_uf_empty: std_logic;
signal R5, RW, OE, LED: std_logic;
signal num: std_logic_vector (3 downto 0);
signal rtest: std_logic;
--signal flagW: std_logic;
--signal flagW: std_logic;
```

Fig. 1.3 - Implementação do tipo estado e dos sinais

Inicialmente, é definido o tipo estado. A criação desse tipo é necessária pois auxiliará na definição de cada estado e na consequente transição entre eles.

Abaixo dessa nova definição, foram definidos diversos sinais, que serão utilizados na máquina de estados e atuarão como as entradas e saídas de cada componente. A explicação de cada um será feita ao longo deste capítulo.

Após as definições, inicia-se o processo da máquina de estados.

```
begin

teclado: kb_code port map (clk, reset, ps2d, ps2c, rd_key_code, key_code, kb_buf_empty);

process (clk, rtest, estadoAtual, rd_key_code, key_code, display_code)

begin

if (rising_edge(clk)) then

case estadoAtual is

when E0 =>

if (kb_buf_empty = '1') then

rd_key_code <= '0';

rtest <= '0';

else

rd_key_code <= '1';

if (key_code = '00001101') then

estadoAtual <= E4;

else

display_code <= key_code (3 downto 0);

rtest <= '1';

estadoAtual <= E1;

end if;

end if;

when E1 =>

if (kb_buf_empty = '1') then

rd_key_code <= '0';

rtest <= '0';

else
```

Fig. 1.4 - Início da máquina de estados

```
when E1 =>
    if (kb_buf_empty = '1') then
    rd_key_code <= '0';
    rtest <= '0';
    else
    rd_key_code <= '1';
    if (key_code = "00001101") then
        estadoAtual <= E4;
    else
        display_code <= key_code (3 downto 0);
        rtest <= '1';
        estadoAtual <= E2;
    end if;

when E2 =>
    if (kb_buf_empty = '1') then
    rd_key_code <= '0';
    rtest <= '0';
    else
    rd_key_code <= '1';
    if (key_code <= "00001101") then
        estadoAtual <= E4;
    else
    display_code <= key_code (3 downto 0);
    rtest <= '1';
    estadoAtual <= E3;
    end if;

when E3 =>
    if (bb_buf_empty = '1') then
```

Fig. 1.5 – Máquina de Estados

```
when E3 =>
    if (kb_buf_empty = '1') then
        rd_key_code <= '0';
        rtest <= '0';
    else
        rd_key_code <= '1';
        if (key_code = "00001101") then
            estadoAtual <= E4;
        else
            display_code <= key_code (3 downto 0);
            rtest <= '1';
            estadoAtual <= E4;
        end if;
end if;

when E4 =>
    if (kb_buf_empty = '1') then
        rd_key_code <= '0';
        rtest <= '0';
        else
        rd_key_code <= '1';
        if (key_code = "00001101") then
            estadoAtual <= E0;
        else
            display_code <= key_code (3 downto 0);
        rtest <= '1';
        estadoAtual <= E5;
        end if;
end if;
end if;</pre>
```

Fig. 1.6 - Máquina de Estados

```
when E5 =>
    if (kb_buf_empty = '1') then
        rd_key_code <= '0';
        rtest <= '0';
        rtest <= '0';
        rtest <= '1';
        if (key_code <= "00001101") then
            estadoAtual <= E0;
        else
            display_code <= key_code (3 downto 0);
            rtest <= '1';
            estadoAtual <= E6;
        end if;
end if;

when E6 =>
        if (kb_buf_empty = '1') then
        rd_key_code <= '0';
        rtest <= '0';
        else
        rd_key_code <= '1';
        if (key_code = "00001101") then
            estadoAtual <= E0;
        else
            display_code <= key_code (3 downto 0);
        rtest <= '1';
        estadoAtual <= E0;
        else
        display_code <= key_code (3 downto 0);
        rtest <= '1';
        estadoAtual <= E7;
        end if;

when E7 =>
```

Fig. 1.7 - Máquina de Estados

```
rd_key_code <= '1';
    if (key_code = '80801101") then
        estadoAtual <= E0;
    else
        display_code <= key_code (3 downto 0);
        rtest <= '1';
        estadoAtual <= E7;
    end if;

when E7 >>
        if (kb_buf_empty = '1') then
        rd_key_code <= '0';
        rtest <= '0';
    else
    else
    rd_key_code <= '1';
    if (key_code = "08081101") then
        estadoAtual <= E0;
    else
    display_code <= key_code (3 downto 0);
    rtest <= '1';
    estadoAtual <= E0;
    end if;
    end if;

end case;
end if;
end process;

display: lcd port map (display_code, botao, clk, reset, LED, LCD_081, RS, RW, OE);
```

Fig. 1.8 - Fim da Máquina de Estados

A primeira coisa a ser feita é o *port map* do teclado. É importante que essa declaração seja feita logo no início pois os algarismos utilizados nos procedimentos aritméticos serão recebidos por meio do teclado.

Conforme é visto na figura 2, o sinal estado é incialmente definido como *E0*. Este é o tipo do estado inicial da máquina. A mudança de estados está em uma estrutura *case...when*, a qual está dentro de uma condicional. A condicional verifica se o clock está em *rising\_edge*, ou seja, se está indo para o valor lógico 1. Ao entrar na estrutura *case...when*, verifica-se qual é o valor armazenado no sinal *EstadoAtual*. Os possíveis valores de *EstadoAtual* referem-se aos estados da máquina.

Todos os blocos *When* verificam o sinal *kb\_buf\_empty,* o qual é uma saída do componente do teclado do tipo *std\_logic.* Esse

sinal indica se o *buffer* está vazio ou não. Se esse sinal retornar 1, o buffer está vazio. A estrutura condicional dentro de cada *When* verifica o valor desse sinal: se for 1, ele impõe às variáveis *rd\_key\_code* e *rtest* o valor 0, o qual impossibilita a operação de leitura. Se for 0, significa que o buffer está preenchido e é feita uma verificação do valor que está no buffer. O buffer, nesta aplicação, é chamado de *key\_code*. Se o valor que está no buffer for 00001101, a tecla que foi apertada no teclado foi o *enter*, o que indica que o usuário já terminou de digitar todos os algarismos que desejava. Assim, ele passa a *EstadoAtual* o nome do estado de transição entre os estados de *input*, sendo esses *E0* e *E4*. O motivo pelo qual a tecla *enter* é representada pelo valor 00001101 será explicitado mais a diante.

Caso o valor em *keycode* seja diferente de 00001101, esse valor será repassado ao sinal *display\_code*, o qual é a entrada do *display*. Além disso, o valor do sinal *EstadoAtual* é modificado para o próximo estado.

Ao todo, são oito estados, um para cada número inserido, considerando que o usuário pode inserir dois números de quatro algarismos.

Ao fim da estrutura *Case...When*, é feita uma chamada para o componente do *display*, o qual recebe o valor que está armazenado em *display\_code*.

Infelizmente, mesmo após exaustivas tentativas e diversas modificações, o modelo proposto acima não conseguiu implementar corretamente o que se propunha na placa FPGA. Foi possível compilá-lo corretamente, mas observou-se que o display e o teclado não interagiam.

## 2 - Módulo LCD:

Este módulo se refere ao display da placa. Nesse sentido, idealmente, ele recebe a saída do módulo do teclado.

```
library IEEE;
use IEEE.STD_LOGIC_L164.ALL;
use IEEE.STD_LOGIC_NMSIGNED.ALL;
use IEEE.STD_LOGIC_NMSIGNED.ALL;
use ieee.numeric_std.all;
entity lcd is

Port ( NUMERO: in std_logic_vector(3 downto 0);
BOTAO: in std_logic; --GCLK2
-clk:in std_logic; --ADR(1)
--ADR2:out std_logic; --ADR(2)
--CS:out std_logic; --CSC
rst:in std_logic; --BTN
--rdone: out std_logic; --BTN
--rdone: out std_logic; --WriteDone output to work with DI05 test
LED: out std_logic; --WR
RS:out std_logic; --BR
RS:out std_logic; --BR
RS:out std_logic; --ADR(0)
OE:out std_logic; --ADR(0)
OE:out std_logic; --DE
```

Fig. 2.1 – Entidade do módulo LCD

Como é possível ver, a entidade recebe três entradas: uma para o código ASCII (NUMERO), outra para o botão que irá permitir a exibição do caractere ASCII digitado, outra para *reset* (rst). Ele tem cinco saídas, das quais

LED é a responsável por acender o caractere no display. Mesmo após o estudo do código, ficou incerta qual a função das demais saídas.

No módulo, também se observou o seguinte:

```
type LCD_CMDS_T is array(23 downto 0) of std_logic_vector(9 downto 0);

signal LCD_CMDS_T:= (0 => "00"&X"3C", --Function Set

1 => "00"&X"01", --Clear Display ON, Cursor OFF, Blink OFF

2 => "00"&X"02", --return home

4 => "10"&X"36", --0

5 => "10"&X"56", --0

6 => "10"&X"56", --1

8 => "10"&X"56", --1

8 => "10"&X"56", --1

8 => "10"&X"56", --1

11 => "10"&X"56", --5

11 => "10"&X"56", --7

12 => "10"&X"67", --7

13 => "10"&X"60", --7

14 => "10"&X"60", --7

15 => "10"&X"60", --7

16 => "10"&X"60", --7

17 => "10"&X"60", --8

18 => "10"&X"60", --8

19 => "10"&X"60", --1

19 => "10"&X"60", --1

19 => "10"&X"60", --1

19 => "10"&X"60", --1

20 => "10"&X"60", --1

20 => "10"&X"60", --1

21 => "10"&X"60", --1

22 => "10"&X"60", --1

23 => "10"&X"60", --1

24 => "10"&X"60", --1

25 => "10"&X"60", --1

26 => "10"&X"60", --1

27 => "10"&X"60", --1

28 => "10"&X"60", --1

29 => "10"&X"60", --1

20 => "10"&X"60", --1

21 => "10"&X"60", --1

22 => "10"&X"74", --1

23 => "80"&X"74", --1

24 => "10"&X"60", --1

25 => "10"&X"74", --1

26 => "10"&X"74", --1

27 => "10"&X"60", --1

28 => "10"&X"74", --1

29 => "10"&X"74", --1

21 => "10"&X"74", --1

22 => "10"&X"74", --1

23 => "80"&X"02"); --- Shifts left
```

Fig 2.2 - LCD\_CMDS e TRAVA

Compreende-se que os sinais LCD\_CMDS representam comandos que são executados pelo Display, ou seja, se algum dos sinais desse tipo for chamado, o Display deve exibir o caractere referente a ele. Além disso, ao final da imagem, consta o sinal TRAVA, o qual é um sinal *standard logic* o qual controlará a saída de exibição do Display.

Como o Display deve ser a saída do módulo, houve a tentativa de implementá-lo como *top module* do projeto, definindo o teclado como componente e definindo a máquina de estados dentro do próprio código do LCD. Para fazer com que ele exiba o caractere digitado, tentou-se modificar sinais LCD\_CMD, fazendo com que esses possam ser alterados na máquina de estados. Contudo, houve a recorrência de um erro que afirmava que o LCD\_CMD estava associado a diversos *drivers*.

#### 3 - Módulo Kb code:

Este módulo se refere ao teclado. Ele possui quatro arquivos diferentes, nos quais estão definidos o comportamento dos componentes do teclado.

```
# key/zasdivhd

1 -- Listing 8.4

2 llbrary ieee;
3 use ieee.std logic_1164.all;
4 use ieee.numeric_std.all;
5
6 entity key/zascii is
7 port (
8 key_code: in std_logic_vector(7 downto 0);
9 ascii_code: out std_logic_vector(7 downto 0);
10 ];
11 end key/zascii;
12
13 architecture arch of key/zascii is
14 begin
15 with key_code select
16 ascii_code <--
17
18 "00110000" when "00100110", -- 0
18 "00110000" when "00100110", -- 1
18 "00110000" when "00100110", -- 2
20 "0011011" when "00100110", -- 3
21 "00110110" when "00100110", -- 5
22 "00110111" when "00110110", -- 5
23 "00110111" when "00110110", -- 5
24 "00110111" when "00110110", -- 6
25 "00110111" when "00110110", -- 7
26 "00110111" when "00110110", -- 7
27 "00111000" when "00110110", -- 8
28 "00111011" when "00110110", -- 8
29 "00111011" when "00110110", -- 8
20 "00111110" when "00110110", -- 8
20 "00111100" when "00110110", -- 8
20 "00111100" when "00110110", -- 8
20 "0011100" when "00111110", -- 8
20 "0011100" when "00111110", -- 8
20 "0011100" when "00110110", -- 8
20 "0011100" when "00111110", -- 8
20 "0011100" when "00110110", -- 8
21 "0011100" when "00110110", -- 8
22 "0011100" when "00110110", -- 8
23 "0011100" when "00110110", -- 9
```

Fig. 3.1 - Key to Ascii

O código acima contém a conversão do código que vem das teclas do teclado para o equivalente na tabela Ascii.

O resultado dessa conversão seria, posteriormente, convertido para BCD para ser utilizado nos módulos aritméticos.

```
library ieee;

use ieee.std_logic_1164.all;

use ieee.numeric_std.all;

entity fifo is

generic(

B: natural:=8; -- number of bits

W: natural:=4 -- number of address bits

);

port(
clk, reset: in std_logic;
rd, wn: in std_logic;
empty, full: out std_logic;
r, wi. in std_logic, vector (8-1 downto 0);
empty, full: out std_logic;
r, data: out std_logic_vector (8-1 downto 0)

if end fifo;

architecture arch of fifo is
type reg_file_type is array (2**W-1 downto 0) of
std_logic_vector(8-1 downto 0);
signal wptr_reg, wptr_next, wptr_succ:
std_logic_vector(W-1 downto 0);
signal wptr_reg, wptr_next, mptr_succ:
std_logic_vector(W-1 downto 0);
signal mptr_reg, mptr_next, mptr_succ:
std_logic_vector(W-1 downto 0);
signal mptr_reg, mptr_next, mptr_succ:
std_logic_vector(W-1 downto 0);
signal wptr_std_logic;
signal wptr_std_logic;
signal wptr_std_logic_vector(1 downto 0);
```

**Fig. 3.2 - FIFO** 

É possível ver na imagem acima que a estrutura adotada pelo teclado é a de uma FIFO, ou seja, que tudo que ela recebe é automaticamente enviado. Contudo, ela só consegue fazer isso com dados de até uma word de comprimento.

Fig 3.3 – Ps2\_Rx

A imagem acima é um trecho do código de P2\_Rx, que é responsável pela conexão do cabo do teclado.

Fig. 4.2 - Teclado.vhd

A imagem acima é o código principal do componente do teclado. Nesse sentido, ele recebe as entradas e as informações dos demais módulos e as encaminha para a saída. Alguns sinais usados nesse código forma usados na máquina.

## 4 - Módulos Aritméticos:

## 4.1 - Soma2Alg:

Fig 4.1.1 - Código Soma2Alg

O código acima implementa a soma de dois algarismos em BCD. Para isso, ele recebe dois vetores do tipo *std\_logic\_vector*. Para realizar a operação, é definido um vetor auxiliar, o qual consiste na soma dos argumentos A e B (como tipo unsigned), concatenada com um zero, acrescida do vetor "0000" concatenado com o carry in no último algarismo.

Em seguida, avalia-se se o resultado na variável auxiliar é maior que 9. Se for, converte-o para BCD. Tal processo é feito adicionando-se 6 e ajustando o tamanho do vetor de novo para quatro bits. Em seguida, o número é passado para a saída. Se o

número não for maior que 9, o valor em *aux* é simplesmente passado para a saída, com seu bit mais significativo sendo retirado.

#### 4.2 - Somador:

```
## Somadorvhd

and port (A : in STD_LOGIC_VECTOR (15 downto 0);

B : in STD_LOGIC_VECTOR (15 downto 0);

Cout : out STD_LOGIC_VECTOR (15 downto 0);

architecture Behavioral of Somador is

architecture Behavioral of Somador is

port (A : in STD_LOGIC_VECTOR (3 downto 0);

B : in STD_LOGIC_VECTOR (3 downto 0);

Cout : out STD_LOGIC_VECTOR (3 downto 0);

S : out STD_LOGIC_VECTOR (3 downto 0);

cout : out STD_LOGIC_VECTOR (3 downto 0);

s : out std_logic_vector (2 downto 0);

s signal c: std_logic_vector (2 downto 0);

s signal vetor1, vetor2: std_logic_vector (15 downto 0);

s signal vetor1. SomaZAlg port map (A(3 downto 0), B(3 downto 0), '0', soma(3 downto 0), c(0));

somador3: SomaZAlg port map (A(11 downto 0), B(11 downto 0), c(0), soma(11 downto 0), c(2));

somador4: SomaZAlg port map (A(15 downto 12), B(15 downto 12), c(2), soma(15 downto 12), Cout);

end Behavioral;
```

Fig. 4.2.1 - Implementação do somador

A implementação do somador de dois algarismos BCD com quatro casas decimais consiste no uso consecutivo do módulo básico de soma de dois algarismos de 4 bits.

A chamada *somador1* realiza a soma dos números na casa decimal das unidades. O *carry out* dessa soma é utilizado como *carry in* da soma seguinte, a soma das dezenas. A lógica de se realizar a soma entre dois algarismos na mesma casa decimal e entre o *carry out* da soma da casa decimal anterior é aplicada nesse módulo.

## 4.3 - Multiplicador2Alg:

Fig. 4.3.1 - Implementação da multiplicação de dois algarismos

Este módulo define, incialmente, quatro sinais do tipo *unsigned,* um para o produto todo, outro para a dezena do produto, outro para a unidade do produto e outro auxiliar.

Inicialmente, o sinal produto recebe o produto entre o tipo unsigned dos argumentos. Em seguida, o sinal dezena recebe o quociente do valor salvo no sinal produto, quando esse é divido por 10. Esse valor será, obrigatoriamente, o número que estará na dezena do número. Após isso, o sinal unidade recebe o resto da divisão do valor salvo no sinal produto por 10. Este será o valor da unidade do número resultante.

Por fim, os quatro bits mais significativos do sinal auxiliar são definidos como sendo a dezena, e o quatro bits menos significativos do sinal auxiliar são definidos como sendo a unidade. Assim, é possível escrever o número do produto em BCD.

## 4.4 – MultiplicadorBCD:

```
entity MultiplicadorBCD is

Port ( A : in SID_LOGIC_VECTOR (7 downto 0);

B : in SID_LOGIC_VECTOR (7 downto 0);

S : out STD_LOGIC_VECTOR (7 downto 0);

S : out STD_LOGIC_VECTOR (15 downto 0);

end MultiplicadorBCD;

architecture Behavioral of MultiplicadorBCD is

component Mult2Alg is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Cin: in SID_LOGIC_VECTOR (3 downto 0);

Cin: in SID_LOGIC_VECTOR (3 downto 0);

cout: out SID_LOGIC_VECTOR (15 downto 0);

B : in SID_LOGIC_VECTOR (15 downto 0);

B : in SID_LOGIC_VECTOR (15 downto 0);

B : in SID_LOGIC_VECTOR (15 downto 0);

component Somador is

Port ( A : in SID_LOGIC_VECTOR (15 downto 0);

cout: out SID_LOGIC_VECTOR (3 downto 0);

cout out SID_LOGIC_VECTOR (3 downto 0);

component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Component Somadali is

Port ( A : in SID_LOGIC_VECTOR (3 downto 0);

Cout : out SID_LOGIC_VECTOR (3 downto 0);

cout : out SID_LOGIC_VECTOR (3 downto 0);

end component;
```

Fig. 4.4.1 – Componentes do módulo Multiplicador BCD

```
cignal fator11, fator21, fator12, fator22: std_legic_vector (7 downto 0);
signal somal, soma2: std_legic_vector (15 downto 0);
signal aux1, aux2: std_legic_vector (15 downto 0);
signal c1, c2: std_legic;
begin

multi1: Mult2Alg port map (A(3 downto 0), 8(3 downto 0), '0', fator11, Cout);
mult21: Mult2Alg port map (A(7 downto 4), 8(3 downto 0), '0', fator21, Cout);
aux1 (3 downto 0) <= fator11 (3 downto 0), fator11 (7 downto 4), '0', aux1 (7 downto 4), c1);
aux1 (3 downto 0) <= fator21 (3 downto 0), fator11 (7 downto 4), '0', aux1 (7 downto 4), c1);
aux1 (11 downto 0) <= fator21 (3 downto 0), B(7 downto 4), '0', fator12 (7 downto 0), Cout);
mult22: Mult2Alg port map (A(3 downto 0), B(7 downto 4), '0', fator12 (7 downto 0), Cout);
mult22: Mult2Alg port map (A(3 downto 0), B(7 downto 4), '0', fator22 (7 downto 0), Cout);
aux2 (7 downto 4) <= fator22 (3 downto 0), fator12 (7 downto 4), '0', aux2 (11 downto 8), c2);
aux2 (15 downto 12) <= fator22 (7 downto 4);
somaFinal: Somador port map (aux1, aux2, s, Cout);
end Behavioral;</pre>
```

Fig. 4.4.2 - Implementação do MultiplicadorBCD

Este módulo utiliza todos os outros componentes aritméticos. Ele realiza a multiplicação somente com números de até dois algarismos.

Inicialmente, são definidos diversos sinais auxiliares. Os sinais *fator* captam o resultado individual de cada multiplicação realizada. A exemplo, a multiplicação entre a dezena do multiplicador e a unidade do multiplicando é armazenada pelo fator12. Os sinais *aux1* e *aux2* recebem, respectivamente, o resultado da multiplicação do multiplicando pela unidade do multiplicador e o resultado da multiplicação do multiplicando pela dezena do multiplicador.

O módulo *MultAlg2* é chamado quatro vezes nessa implementação. A primeira para fazer a multiplicação das unidades, a segunda para fazer a multiplicação da unidade do multiplicador pela dezena do multiplicando, a terceira para realizar a multiplicação da unidade do multiplicando pela dezena do multiplicador e a última para realizar a multiplicação entre as dezenas.

Os quatro bits menos significativos do vetor auxiliar *aux1* recebe o resultado da multiplicação entre as unidades. Do oitavo ao quinto bit de *aux1*, está o resultado da soma do fator21 (3 downto 0) com o fator11 (7 downto 4). No décimo segundo ao nono bit, está o fator21 (7 downto 4).

Para definir o *aux2*, é implementada a mesma lógica, utilizando os sinais fator12 e fator22. Além disso, o *aux2* tem seus quatro bits menos significativo como sendo igual a zero, para simular uma operação de *shift*.

Por fim, é chamado o módulo de somador para somar os dois auxiliares. O resultado dessa soma é o resultado da multiplicação.

#### 5 - Resultados:

Aqui serão apresentadas as simulações dos módulos de soma e multiplicação do projeto. O clock que aparece nessas simulações foi inserido apenas para possibilitar a simulação, não tendo nenhuma influência no resultado final.

#### 5.1 - Somador:



Na simulação do módulo Somador, foram utilizados os valores de entrada (em BCD): A = "0000000000010010" e B = "0000000000000111", o que corresponde aos valores em decimal 12 e 7, respectivamente. Observa-se que o resultado mostra o valor "000000000011001", que representa o número 19 em BCD. Portanto, percebe-se o funcionamento correto do somador BCD de 4 algarismos.

## 5.2 – Multiplicador:



Já na simulação do módulo Multiplicador, foram utilizados os valores de entrada (em BCD): A = "00010010" e B = "00000010", correspondendo aos valores em decimal 12 e 2, respectivamente. O resultado mostrado na saída S é "000000000100100", o que corresponde a representação em BCD do número 24. A simulação mostra, portanto, a lógica correta por trás do módulo implementado para o multiplicador.

#### 6 - Conclusões:

No projeto apresentado, conseguimos implementar uma calculadora de 4 algarismos BCD, com módulos de soma e multiplicação. Porém, foram encontradas dificuldades para implementar a interface do teclado e do display junto com a calculadora, apesar do correto funcionamento dos códigos do teclado e do LCD quando implementados separadamente. Para tentar resolver esse problema, foi tentado aliar esses módulos

como componentes de uma máquina de estados, semelhante à implementada no projeto da Unidade Lógico Aritmética, para que os algarismos dos números BCD que seriam utilizados nas operações da calculadora fossem inseridos de forma sequencial pelo teclado, que logo em seguida seriam mostrados no display. Porém, a implementação da máquina de estados também falhou.